XILINX VIRTEX-II FPGA
Detalus Aprašymas
Įėjimų/Išėjimų Blokai (IOBs)
Virtex-II kiekviename įrenginyje I/O blokai (IOBs) išdėlioti grupėmis po du ar keturis. Kiekvienas IOBs gali būti panaudotas kaip įėjimas ir/arba išėjimas vienai I/O pabaigai. Du IOBs gali būti panaudoti kaip diferencinė pora. Diferencinė pora yra pastoviai prijungta prie to paties matricos jungiklio, kaip parodyta 1 paveikslėlyje.
IOB blokai pavaizduoti dėl didelio efektyvumo I/O, palaikantys 19 nediferencialinių standartų, taip kaip skiriamasis žymėjimas su LVDS, LDT, sąsaja LVDS ir LVPECL.
1 pav. Virtex-II I/O išklotinė
Pastaba: Diferencialas I/O privalo naudoti tą patį taktinį impulsą.
Palaikomi I/O standartai
Virtex-II IOB blokai rodo rinktinį I/O – Ultra įėjima ir išėjimą kas palaiko plačią I/O signalų standartų įvairovę. Vidinė maitinimo įtampa (VCCINT = 1.5V), išėjimo buferio maitinimo įtampa (VCCO) priklauso nuo I/O standartų (žiūrėti 1 ir 2 lenteles). Atsarginė maitinimo įtampa (VCCAUX = 3.3 V) yra reikalinga, kad ir kas būtų I/O standartų naudojime.
Visi IOBs vartotojai turi fiksuotus apsauginius diodus žemei ir VCCO. Kaip išėjimai, šie IOBs nėra suderinami ir nuolaidūs su 5V I/O standartais. Kaip įėjimai, šie IOBs nėra normaliai pakeliantys 5V, bet gali būti naudojami su 5V I/O standartais kai naudojamas išorinis rezistorius ribojantis įtampą.
1 lentelė. Palaikomi nediferencialiniai I/O standartai
Pastabos:
1. GTL ir GTLP Vcco neturėtų būti žemesnis nei terminuota įtampa arba įtampa matoma ant I/O pado.
2. SSTL18_I nėra JEDEC palaikomas standartas.
3. N/R – nėra reikalavimo.
2 lentelė. Palaikomi diferencialinio signalo I/O standartai
Pastabos:
1. N/R – nėra reikalavimo.
3 lentelė. Sarašai palaikantys I/O standartus su skaitmeniniu kontroliniu impedasu.
Pastabos:
1. LVDC_XX ir LVDCI_DV2_XX yra LVCMOS kontroliuojamas impedanso slopintuvas, derinantis rekomenduotą rezistorių arba pusė rekomenduojamo rezistoriaus.
2. Šie SSTL suderinami.
3. SSTL18_I nėra JEDEC palaikomas standartas.
4. N/R – nėra reikalavimo.
Loginiai resursai
IOB blokai apimantys šešis atminties elementus pavaizduoti antrame paveikslėlyje.
2 pav. Virtex-II IOB blokas
Kiekvienas atminties elementas gali būti konfiguruotas kaip D tipo trigerio bistabilus elementas arba lygio jautrumas. Įėjime, išėjime ir 3 būsenoje gali būti naudojami vienas arba du DDR registrai.
Dvigubas duomenų greitis...
Šį darbą sudaro 2042 žodžiai, tikrai rasi tai, ko ieškai!
★ Klientai rekomenduoja
Šį rašto darbą rekomenduoja mūsų klientai. Ką tai reiškia?
Mūsų svetainėje pateikiama dešimtys tūkstančių skirtingų rašto darbų, kuriuos įkėlė daugybė moksleivių ir studentų su skirtingais gabumais. Būtent šis rašto darbas yra patikrintas specialistų ir rekomenduojamas kitų klientų, kurie po atsisiuntimo įvertino šį mokslo darbą teigiamai. Todėl galite būti tikri, kad šis pasirinkimas geriausias!
Norint atsisiųsti šį darbą spausk ☞ Peržiūrėti darbą mygtuką!
Mūsų mokslo darbų bazėje yra daugybė įvairių mokslo darbų, todėl tikrai atrasi sau tinkamą!
Panašūs darbai
Kiti darbai
Atsisiuntei rašto darbą ir neradai jame reikalingos informacijos? Pakeisime jį kitu nemokamai.
Pirkdamas daugiau nei vieną darbą, nuo sekančių darbų gausi 25% nuolaidą.
Išsirink norimus rašto darbus ir gauk juos akimirksniu po sėkmingo apmokėjimo!