14.1 DARBO TIKSLAI
Sudaryti dažnio manipuliacijos detektorių naudojant fazės derinimo sistemą.
Išmokti sudaryti įtampų komparatorių naudojant OP AMP.
14.2 TEORIJA
Kaip kalbėta 13 skyriuje, skaitmeniniai signalai konvertuojami į FSK signalus su FSK moduliatoriumi didelio nuotolio telekomunikacijų sistemose. Imtuvo sekcijoje, FSK demoduliatorius yra reikalingas atkurti originalų skaitmeninį signalą iš priimto FSK signalo. Šiam tikslui gerai tinka fazės paderinimo sistema (PLL). Fazės paderinimo sistema yra valdymo sistema, kuri aptinka įėjimo signalo dažnį ir fazę. PLL plačiai naudojama kaip demoduliatorius daugelyje tipų analoginėse telekomunikacijų sistemose., kaip AM demoduliatorius, FM demoduliatorius, dažnių selektorius ir spalvų ponešlys spalvotosios televizijos imtuve. Panašumai, daugelis skaitmeninių fazės paderinimo sistemų turi galimybę aptikti nešlį arba sinchronizuojant signalą skaitmeninėse telekomunikacijų sistemose.
Iš esmės PLL susideda iš trijų pagrindinių dalių : fazės detektoriau (PD), Kilpos filtro (LF) ir įtampa valdomo generatoriaus . 14-1 paveiksle parodyta PLL sandaros schema.
Atsižvelgiant į PLL sandaros schemą, pavaizduotą 14-1 paveiksle. Jei Vin pakeičia dažnį, akimirksniu pasikeis ir tai įtakos rezultatą fazėje tarp A ir B ir vadinasi dc lygį išėjime. Šis lygio poslinkis pakeis dažnį VCO taip kad jis užsirakins. Jei PLL naudojamas kaip FSK demoduliatorius ir FSK signalas yra pajungtas į įėjimą, išėjimo įtampos V1 ir V2 atitiks įėjimo dažnius f1 ir f2 atitinkamai. Tokiu būdu įėjimo dažnio pokytis yra konvertuojamas į dc išėjimo pokytį. Kai PLL išėjimas yra pajungtas prie įtampos komparatoriaus įėjimo, turint atramos tašką tarp V1 ir V2, išėjimo signalas komparatoriaus yra skaitmeninis signalas arba FSK demoduliatoriaus signalas.
Šiame eksperimente mes naudosime LM566 PLL tam kad gautume FSK demoduliatorių parodyta 14-2 paveiksle. LM566 PLL įskaitant fazės detektorių, VCO, ir stiprintuvą veikiantį mažesniuose dažniuose nei 500 kHz. Fazės detektorius veikia kaip dvigubo balanso moduliatorius ir VCO yra kaip integratoriaus - Šmito grandinė. Maitino šaltiniai +5V ir -5V yra pajungti į Vcc (10 prievadas) ir VEE (1 prievadas) , atitinkamai. FSK signalas pajungtas į įėjimą fazės detektoriaus. Kol dažnių daugiklis yra nereikalingas mūsų eksperimente 4 ir 5 prievadai yra sujungti tarpusavyje. 6 prievadas yra įtampa komparatoriaus U2. Kombinacija vidinio rezistoriaus Rx ir išorinio kondensatoriaus C3 veikia kilpos filtras. Laiko parinkimo komponentai VR1 ir C2 nulemia laisvai judanti dažnį VCO. Modeliuojant su LM566, svarbūs parametrai yra šitie:
Šį darbą sudaro 1046 žodžiai, tikrai rasi tai, ko ieškai!
★ Klientai rekomenduoja
Šį rašto darbą rekomenduoja mūsų klientai. Ką tai reiškia?
Mūsų svetainėje pateikiama dešimtys tūkstančių skirtingų rašto darbų, kuriuos įkėlė daugybė moksleivių ir studentų su skirtingais gabumais. Būtent šis rašto darbas yra patikrintas specialistų ir rekomenduojamas kitų klientų, kurie po atsisiuntimo įvertino šį mokslo darbą teigiamai. Todėl galite būti tikri, kad šis pasirinkimas geriausias!
Norint atsisiųsti šį darbą spausk ☞ Peržiūrėti darbą mygtuką!
Mūsų mokslo darbų bazėje yra daugybė įvairių mokslo darbų, todėl tikrai atrasi sau tinkamą!
Panašūs darbai
Atsisiuntei rašto darbą ir neradai jame reikalingos informacijos? Pakeisime jį kitu nemokamai.
Pirkdamas daugiau nei vieną darbą, nuo sekančių darbų gausi 25% nuolaidą.
Išsirink norimus rašto darbus ir gauk juos akimirksniu po sėkmingo apmokėjimo!